齊納二級管偏置電路
表3:電路參數及期間參數選擇。
雖然電阻偏置電路技術成本很低,並且始終能保持運放輸出控製在Vs/2,但運放的共模抑製能力完全依靠RA/RB與(yu) C2構成的RC時間常數。通過使用C2可以提高至少10倍的RC(RC通過R1/C1與(yu) RIN/CIN的網路構成)時間常數,這將有助於(yu) 提高共模抑製比。RA與(yu) RB在使用100kΩ,並且電路帶寬沒有降低的時候,C2可以保持相當小的容量。也可以采用其它的方法在單電源中提供偏置電壓,並且有很好的電源抑製與(yu) 共模抑製。比如在偏置電路中可以使用一個(ge) 齊納二極管調整偏置電壓,提供靜態工作點。
圖4:利用相同的齊納二極管的反相放大器電路的偏置方法。
在圖3中,電流通過電阻RZ流到齊納二極管,形成偏置工作點。電容CN可以阻止齊納二極管產(chan) 生的噪聲通過反饋進入運放。要想實現低噪聲電路需要使用一個(ge) 比10uF還大的CN,並且齊納二極管應該選擇一個(ge) 工作電壓在Vs/2。電阻RZ必須選擇能夠提供齊納二極管工作在穩定的額定電壓上和保持輸出噪聲電流比較低的水平上。因為(wei) 運放的輸入電流隻有1pA左右,幾乎接近零,所以為(wei) 了減小輸出噪聲電流,低功耗的齊納二極管是非常理想的選擇。可以選擇250mW的齊納二極管,但為(wei) 了考慮成本,選擇500mW的齊納二極管也是可以接受。齊納二極管的工作電流會(hui) 因製造商的不同有些差別,在應用中一般IZ在5mA(250mW)與(yu) 5uA(500mW)之間比較好。
表4:電路參數及期間參數選擇
在齊納二極管的工作極限範圍之內(nei) ,采用下麵電路(圖3、圖4)將有比較好的電源抑製能力。但這個(ge) 電路有一些缺陷,因為(wei) 運放輸出的靜態工作點是齊納二極管的電壓而不是Vs/2。如果電源電壓下降,大信號輸出的波形將會(hui) 失真(出現不對稱的削頂波形),此時電路還要消耗更多的電能。電阻RIN與(yu) R2應該選擇相同的電阻值,防止偏置電流引起更大的失調電壓誤差。
轉載請注明出處。







相關文章
熱門資訊
精彩導讀



















關注我們

